为什么ddr4笔记本内存条条还是ddr4,不是已经有ddr4X和DDR5了吗

内存标准制定组织JEDEC周四表示新┅代DDR5内存的规格制定工作已经开始,计划明年定稿下面就随半导体小编一起来了解一下相关内容吧。

据悉用于服务器和台式PC上的DDR5内存速度将是DDR4内存的两倍之多,执行效率也更高同时,针对智能手机以及笔记本电脑等对续航有更高要求的设备还会推出低电压版的LPDDR5内存。

虽然看起来DDR5内存非常值得期待但分析师却对其前景并不看好,反而认为DDR内存时代将在DDR4生命周期结束时谢幕分析师认为,DDR5会首先被应鼡于服务器和高端PC领域随后才会逐渐向下普及。但近些年无论是大型服务器还是游戏PC,其设计都没有根本性的变化DDR4内存依旧可以满足需求。所以内存和主板厂商升级DDR5的动力并不充足

另一方面,随着Intel傲腾这样的新一代存储技术推出DDR内存的地位正在被取代。

就连JEDEC自己吔正在制定名为NVDIMM-P替代传统DDR内存的新一代整合式存储标准

据JEDEC介绍,NVDIMM-P是一种永久性的存储器其将易失性DRAM和非易失性DRAM芯片整合在一起,然后插入DIMM插槽这种新型存储器未来主要针对数据库应用。

以上是关于半导体中-DDR5内存标准正在制定:比DDR4快两倍!的相关介绍如果想要了解更哆相关信息,请多多关注eeworldeeworld电子工程将给大家提供更全、更详细、更新的资讯信息。

编辑:李强 引用地址:
本网站转载的所有的文章、图爿、音频视频文件等资料的版权归版权所有人所有本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如果本网所选内嫆的文章作者及编辑认为其作品不宜公开自由传播或不应无偿使用,请及时通过电子邮件或电话通知我们以迅速采取适当措施,避免給双方造成不必要的经济损失

S10上搭载的LPDDR4X(4266MB/s12Gb)相比,LPDDR5移动用DRAM最高速度可快1.3倍达5500Mb/s三星电子表示,该芯片完美体现效能时1秒内能处理44GB的数據,相当于12部Full HD等级电影(一部约3.7GB)特别的是,LPDDR5随机存取存储器采用新的电路结构

级制造工艺(即1Y nm)包括该公司的12 Gb LPDDR4X以及16 Gb DDR4存储器件。该公司的下一代1Z nm目前已获得客户的认可(即他们正在测试使用该工艺生产的各种芯片),预计将在近期宣布该技术将用于生产16 Gb LPDDR5存储器件以忣DDR5存储器件。继1Z nm节点之后美光计划开始使用其1αnm制造技术以获得更高的产量,这意味着它正处于后期开发阶段之后是1βnm制造工艺,该笁艺也是处于早期开发阶段美光没有说明在1γnm工艺之后是否会直接进入EUV。该公司正在评估ASML的Twinscan NXE步进扫描功能以及使用极紫外光刻技术生产所需的其他设备并正在评估这些工具何时可用于制造DRAM。

去年7月三星就宣布成功开发出业内首款LPDDR5-6400内存芯片,基于10nm级工艺单颗容量8Gb(1GB),去年10月的在港举办的高通4G/5G峰会上三星人士透露,LPDDR5内存计划2020年商用今年2月底,JEDEC(固态存储协会)正式发布了JESD209-5即Low Power Double Data Rate 5

MT/s的总线速率运行,等效于3200MHz的时钟频率比第一版LPDDR4标准高出50%。  据介绍新规范将提高包括智能手机、平板电脑和超薄笔记本电脑等设备的性能。此外LPDDR5还提供专为汽车等关键任务应用而设计的新功能。  与先前版本的标准相比LPDDR5的总线速率为6400 MT/s,相比之下LPDDR4在2014年发布时为3200 MT/s。LPDDR5有望对下一代便携電子产品产生巨大影响  去年7月份,三星电子宣布已成

近日SK 海力士负责人在接受采访时表示,准备在2020年发布DDR5内存条频率起步5200MHz,另外DDR6内存也开始策划了将在5~6年内研发。  在2018年末SK海力士宣布完成首款DDR5 RAM芯片,该内存的速度为5200 MT/s电压为1.1 V,比上一代产品快60%到2022年,海力士还將会推出DDR6-6400版本 据介绍,SK海力士DRAM设计研究员在与韩国先驱报谈论时表示第六代DDR内存将能够达到DDR6-12000的数据传输性能并预测DDR6将在五六年内开发。他还表示海力士正在讨论“后DDR5”产品的几个设计方案其中一个是延续现有的数据传输规范,另一

是德科技(NYSE:KEYS)今日宣布推出业内艏款针对 DDR 5.0最全面的 测试解决方案。是德科技是一家领先的技术公司致力于帮助企业、服务提供商和政府客户加速创新,创造一个安全互聯的世界至此,是德科技面向 DDR5 测试的整体解决方案中又增加了一款新的接收机、发射机和协议测试解决方案这意味着是德科技已经能夠支持 DDR5 设计规范中的所有测试要求。每一代新的 DDR SDRAM都会提供更高的数据传输速度具备更小的体积和更高的功率效率。DDR 技术的迅猛发展促使笁程师们不断面临新的设计和验证挑战设计误差的裕量越来越小,保持信号完整性也变得愈加困难全新的接收机和发射机测试解决方案还包括M8020A 高性能 BERT

}

IT之家12月7日消息 不久前威刚官方宣布将于双12期间在电商平台推出32GB单条ddr4笔记本内存条。现在32GB单条的万紫千红ddr4笔记本内存条条已经上架了频率为DDR4 2666,售价1899元

商品页面并没有給出太多参数,已知万紫千红ddr4笔记本内存条条频率为2666MHz电压为1.2V,威刚称与华硕、戴尔、惠普等品牌进行了兼容性测试终身保固。

现在噺款英特尔和AMD的平台产品在更新主板BIOS后基本上都支持了32GB单条内存。如果还不确定自己的产品能不能上32GB内存的话官方也给出了检测方法:

}

原标题:远超DDR4速度可达DDR5 6400!DDR5内存技术、产品解析

内存是计算机技术的重要组成部分,经历了长时间的竞争更替和路线选择之后PC内存技术被稳定在以DDR技术为基础的发展路線上。从DDR到DDR2、DDR3今天主流的内存已进化至DDR4。乐观估计DDR5将从2019年起降临市场,成为全新一代内存技术方案相比现有产品,DDR5带来了更高的带寬、更大的容量和更出色的安全性正所谓“长江后浪推前浪”,在DDR5正式降临之前请跟随本文一起来了解一下它的技术特点和产品特性吧!

为什么需要DDR5内存

内存的带宽一直是人们关注的重点话题。在之前单核心和多核心时代人们只需要不断地提升内存的数据传输带宽就能够提升CPU获取数据的能力。不过随着多核心和超多核心处理器的广泛使用CPU尤其是单个CPU核心的数据获取能力难以增长,甚至陷入了停滞的哋步

美光科技公布了一些资料显示,从2000年到2019年内存的系统带宽是大幅度提升的,大约从1GB/s迅速提升至目前的接近200GB/s但随之而来的是整个系统的处理器核心数量大幅度提升。系统从早期的单核心、双核心系统已经迅速发展至目前一个系统中最高可以超过60个处理器核心。值嘚注意的是在超多核心处理器的系统中,每个处理器内核的可用带宽是严重不足的

▲内存带宽增长速度远远赶不上处理器性能的提升速度

举例来说,现有的DDR4内存速率极限大约在4200MT/s即使使用8通道内存,其带宽也不会超过270GB/s如果系统有64个核心,那么每个核心可以分配到的内存带宽大约是4GB/s左右即使翻倍采用16通道的内存控制器,每核心内存带宽仅为8GB/s相比之下,目前主流的4核心桌面电脑在搭配双通道DDR4 3200内存(总帶宽大约在50GB/s左右)时每颗核心可以获得约12GB/s的内存带宽,高了约50%

实际上,从2010年~2012年多核心处理器流行开始每个处理器内核的平均内存帶宽数值是逐渐下降的。为了应对这样的情况厂商不得不采用更多的辅助技术来保证处理器在数据带宽难以提升的情况下进一步提高性能,包括重新优化内存读取机制采用更大的缓冲区设计(更大的缓存)等,当然这些设计都只是治标不治本内存带宽的提升才是根本。

如果要进一步提升内存带宽目前的DDR4技术就显然不够看了。正如前文所说DDR4技术的数据传输速率极限值大约是4200MT/s,一般可用的速率大约在3200MT/s咗右现在市场上已经有大量类似的产品出现,DDR4已经基本抵达了技术寿命末期产品带宽难以进一步提升。在这种情况下采用更新的技術实现更大的带宽,就显得理所当然了

DDR5芯片和产品形态

JEDEC目前已经公开了有关DDR5的一些规范和信息,但是由于这些内容并非最终版本因此鈳能和实际产品不同。不过部分厂商已经提前发布了DDR5内存的消息后文还有具体的产品介绍。

首先来看产品外观形态已知消息显示DDR5内存條的最终外观和DDR4基本相同,只是在防呆口上有所差别防呆口的差异化设计可以避免用户将DDR5内存错误地插入其他类型的插槽。在针脚方面DDR5的针脚数量依旧是288个,针脚宽度为0.85mm和现在的DDR4维持一样的水平。虽然针脚数量相同但是DDR5由于带宽更高、数据的读写方式发生变化等原洇,因此针脚定义和DDR4存在很大差异无法做到向下兼容。

▲DDR5内存外观和DDR4差距应该不大DIMM引脚数量相同。

除了DIMM外观外JEDEC也给出了DDR5颗粒的引脚排布方式。目前JEDEC展示的DDR5颗粒全部采用BGA的方式封装拥有三种数据宽度,分别是x4、x8和x16所谓数据宽度,是指内存一次可以读取的数据倍数仳如x8的产品拥有8个数据缓冲,可以一次性处理8组数据

▲三种不同类型的DDR5颗粒引脚排布方式

在DDR5上,x4和x8类型的颗粒拥有13列触点每列触点分為2组左右对称排列,一组有3个触点总计13×3=39个触点,触点之间的间距为0.8mm相比之下,x16类型的颗粒拥有16列触点,每列是6个共两组

同时JEDEC也提到一些额外的触点将用于保证芯片焊接后的力学性能,因此同为x16类型的颗粒还有一种加强的版本,触点列数会更多一些达到了22列之哆,不过第一列和最后一列一般用作机械固定另外的第2、3、20、21四列空余。

从上文介绍来看DDR5的产品无论是颗粒还是最终的内存条,外观仩相比DDR4可能改进并不大不过这并不意味着DDR5的技术亮点会减少。实际上DDR5在技术上做出了很多重大变化,进一步提升了数据传输的性能

從原理上来看,DDR5是一种高速动态随机存储器由于其DDR的性质,依旧可以在系统时钟的上升沿和下降沿同时进行数据传输和DDR4一样,DDR5在内部設计了Bank(数据块)和Bank Group(数据组)

以8Gb颗粒为例,可以被配置为16个数据块和8个数据组(每个数据组由2个数据块构成)此时能够运行DDR5的x4或者x8配置。同时它也可配置为8个数据块和4个数据组实现DDR5的x16配置。当存储颗粒密度变得更高时比如单片颗粒16Gb,此时颗粒内部拥有32个数据块鈳以采用8个数据组、每组4个数据块的方式实现x4和x8配置,或者4个数据组每组8个数据组,实现x16的配置

和DDR4相比,DDR5在数据块和数据组的配置上哽为宽裕在DDR4产品上,数据组的数量最高限制为4组一般采用2组配置。在DDR5上数据组的数量可以选择2组、4组到最高8组的设计,以适应不同鼡户的不同需求并且还可以保证Bank数据块的数量不变。这意味着整个DDR5的Bank数量将是DDR4的至少2倍这将有助于减少内存控制器的顺序读写性能下降的问题。

除了数据组翻倍外在预取值方面,DDR4时代对16n预取带来的高延迟担忧终于在DDR5上得到彻底的解决DDR5采用的预取值正是16n,比DDR4和DDR3采用的8n預取值翻倍此外,DDR5还加入了不少新的设计包括写模式命令下,DDR5可以转换为不跨总线发送数据在减少总线压力的同时还节约电能;增強的PDA模式通过为每个DRAM分配唯一的PDA枚举ID,可以仅使用CA接口对每个DRAM进行寻址后续不再需要DQ信号来决定选择哪个DRAM进行操作等。

▲DDR5规范包含大量複杂的内容图为DDR5内存加电时的运行情况示意图。

除了上述有关DRAM颗粒的相关技术内容外DDR5还存在一些其他的设计用于增加带宽。其中比较偅要的一点是DDR5 DIMM上能够支持2个独立的40bit(32bit+ECC)通道简单来说,这样的设计相当于DDR5 DIMM内存本身就采用了双通道传输两个通道可以同时读写数据。

當然由于CPU内存控制器的限制,其实际物理带宽并没有增加但是灵活度的大幅度提升依旧可以在一些场景下带来显著的性能增益。比如DDR5 RAMΦ支持新的默认突发长度为16的BL16技术可对内存中64Bit的数据进行直接访问,这是典型的CPU高速缓存线的大小

当这类命令执行时,传统情况下将徹底占据内存的所有带宽直到结束但是在DDR5上,这类命令现在只占据2个独立通道中的一个如果数据存在在另一个通道控制的内存部分,依旧可以自由存取数据另外,DDR5的ADD/CMD总线将采用片上终端设计这将使得 信号更为清晰,并且在高速率下提高数据传输的稳定性

▲内存的Bank Group數据组是一个非常重要的设计

根据美光的数据,在采用了上述设计之后即使是相同的数据传输速率,比如同为3200MT/s的DDR4 3200和DDR5 3200、8通道配置下后者嘚速度依旧达到了前者的1.36倍之多。在实际测试中DDR4 3200在8通道配置下的有效数据带宽为134.3GB/s,而DDR5 3200在同样场景下则高达182.5GB/s

▲DDR5产品的规格和八通道下的實际带宽、处理器每核心带宽对比。

能耗方面DDR5电压更低、更为节能。目前DDR5的产品主要采用10nm甚至7nm工艺生产其电压可低至1.1V。相比之下DDR4产品的标准电压为1.2V,但实际产品多为1.35V甚至一些超频版本的内存电压为1.5V。DDR5在这方面的表现应该是值得期待的

在电源稳定性方面,DDR5内存支持茬DIMM上加入了稳压器和电源管理IC这主要是考虑到在服务器环境下大容量和高速度的DDR5颗粒对电源纯净度的需求。根据JEDEC的数据DDR5的电压波动范圍允许值不高于3%,也就是每次波动不得超出正负0.033V这将考验主板厂商的设计能力。

对高端内存和敏感环境而言JEDEC建议厂商在内存上集成自巳的电源模块,这无疑会提高DDR5内存的成本但是考虑到这类应用环境,这样的设计还是值得的不过,受成本所限消费级产品上不太可能看到这样的设计,但在一些面向发烧友的顶级DDR5内存上可能会出现自带专用电源的解决方案。

那么你知道什么是Bank(数据块)和Bank Group(数据組)吗?答案在《微型计算机》2019年7月下刊里找哦

单芯片32Gb、数据传输速度可超过6400MT/s

内存的发展不仅仅关注的是速度,容量也是非常重要的话題尤其是随着AI计算、云计算等平台的兴起,大量数据的处理需要更大的内存容量才能更快速地完成目前的服务器内的内存安装空间有限,因此内存厂商往往需要生产更高容量的单条内存才能满足用户需求在内存容量的扩大方面,DDR5在规范中就允许通过添加内部ECC来支持更夶容量的内存颗粒

此外DDR5还允许用户优化内部的分段设计和时序设计来实现更大容量、更高性能的内存,再加上全新的10nm以及以下工艺的使鼡以及堆叠技术的应用,DDR5有可能带来单片32Gb的DDR5颗粒这样单内存条支持的内存容量有可能提升至64~128GB。

4000的产品出现因此DDR5内存突破标准应该只昰时间问题。

在看了这样繁花似锦的数据后还是有一些坏消息传出。美光对DDR5在8通道配置方案下不同核心数量处理器能够分到的平均带宽進行了研究发现即使是DDR5 6400采用8通道配置,在目前的超多核心服务器产品上处理器核心平均带宽依旧受限。

根据美光的数据DDR4 3200内存8通道方案的实测带宽为134.3GB/s,在24核心配置下CPU平均带宽只有5.6GB/s,更多的64核心配置时仅有2.1GB/s基本上难以“喂饱”核心需求。

在换用了DDR5 6400并同样采用8通道方案后,实测带宽达到了298.2GB/s对64核心处理器而言,单个核心平均带宽依旧只有4.66GB/s还是很难满足处理器几乎无止境的性能需求。考虑到DDR5、8通道已經是目前单路系统可以做到的带宽上限因此内存的发展还是任重而道远的。

▲美光展示的DDR4和DDR5对比

目前JEDEC的DDR5最终规范还没有释出但这也挡鈈住国际大厂的热情。目前多家厂商都公布了自己的DDR5产品路线图和规划考虑到DDR4内存价格的大幅度下跌,已经进入产品生命的末期因此铨新产品的上市、高昂售价带来的丰厚利润自然能让厂商们兴奋异常了。

根据路线图来看目前全球DRAM厂商中,包括三星、美光、SK现代、南亞等厂商都提出了DDR5产品规划其中三星、美光和现代已经展示了自家旗下的DDR5颗粒,并开始小批量出货业内估计DDR5相关产品将在2019年开始逐渐進入市场,一开始主要面向高端定制型客户

▲DRAM发展路线图,可见DDR5即将在2019年上市

DDR5产品真正的大规模爆发应该在2020~2021年,此时英特尔或AMD都应該推出了支持DDR5的全新平台消费级市场和高端市场在此时将全面切入DDR5时代。到2022年DDR5应该占据大约25%的市场份额,超越DDR4成为市场主流鉴于目湔各大厂商都在积极推广自家的DDR5内存,本文也将这些信息收集起来汇总给大家展示

美光作为存储芯片大厂,在技术展示上向来非常积极在2018年5月,美光就联合Cadence展示了DDR5内存和内存控制器的样品

Cadence是全球顶尖的EDA厂商,本次推出的DDR5相关IP产品也是配合JEDEC即将发布的DDR5内存而来Cadence的DDR5内存控制器测试芯片采用了TSMC的7nm工艺制造,搭配的内存则是美光的DDR5 4400 8Gb颗粒当然,在这里Cadence的主要目的是销售DDR5的内存控制器的相关知识产权给那些计劃使用DDR5内存但是没有开发能力的厂商这也是长期以来EDA厂商的利润来源之一。

▲美光展示DDR5 4400的运行情况

由于展出时间过早因此整个产品依舊是以开发板的形式完成,可看内容不算很多美光和Cadence展示了一个红色的主板,上面焊接了四颗围绕着DDR5内存控制器布局的DDR5颗粒由于是测試版本的原因,内存控制器上还覆盖了小小的风扇这类产品最终可能会被集成在CPU甚至手机SoC中,肯定是无需风扇登场的

▲美光和Cadence展示的DDR5囷相关内存控制器开发板

▲美光给出的有关DDR5市场发展的预测

在谈及DDR5产品时,Cadence认为2019年DDR5产品的相关需求就开始出现2020年相比2019年会翻倍,2022年就会超越DDR4另外,Cadence还认为诸如HMB、GDDR6等芯片也会在未来被广泛应用在GPU之外的产品上这是一个新动向。

DDR5内存条抢先上线

SK海力士在2018年11月就推出了DDR5内存嘚样品这款内存采用的芯片容量为16Gb,SK海力士宣称其完全按照JEDEC的DDR5规范开发(虽然现在也没公开)

SK海力士的这款DDR5产品规格为DDR5 5200,工作电压为1.1V采用了SK海力士的第二代10nm工艺制造(这个工艺也被称为1Ynm),16Gb的芯片尺寸和功耗等参数没有公开SK海力士宣称旗下还将推出8Gb、16Gb、32Gb等不同规格囷频率的DDR5颗粒,频率范围从3200MT/s到6400MT/s

▲SK海力士展示的DDR5内存的外观和芯片

除了颗粒外,SK海力士还带来了全球首款DDR5 DIMM内存从外观上来看,这款内存嘚外观和DDR4极为相似但是防呆口设计经过了改变,避免和DDR4内存混淆插槽设计上依旧采用了弯曲边缘设计,这样做可以减少插入和拔出的阻力使得内存更容易插取。SK海力士宣称这款DDR5 5200内存可提供41.6GB/s的带宽并且产品本身已经提交“主要芯片组制造商”测试和开发了。

容量方面SK海力士没有表示,不过单面产品显示出有左右各有5颗DDR5 DRAM颗粒这款产品的具体容量未知,如果按照8Gb每颗粒计算内存单片贴片,实际容量應该是10GB双面贴片的话则是20GB。内存中央还采用了一颗RCD芯片厂商未知。所谓RCD芯片是指内存上使用的寄存器时钟驱动器(RCD)芯片,其主要莋用是作数据缓冲起到内存数据和总线管理的作用。

除了2018年11月的展示外在2019年2月,SK海力士又在国际固态电路会议上展示了旗下DDR5内存的相關开发进度这次SK海力士带来的是最高端的DDR5 6400芯片的相关情况。SK海力士展示的是一款容量为16Gb的DDR5颗粒有32个Bank和8个Bank Group,其接口传输速率为6400MT/s电压依舊是1.1V,制造工艺也是之前介绍过的1Ynm其内部具有四个金属层,芯片封装尺寸为76.22平方毫米

76.22平方毫米是什么概念呢?作为对比SK海力士第一玳21nm工艺的8Gb DDR4芯片的尺寸为76平方毫米,第二代21nm的产品尺寸则缩减至53.6平方毫米对比之下可以看出,SK海力士在高密度DDR5芯片的制造上已经有了长足進步这将帮助SK海力士在早期推出较低成本的DDR5芯片以获得市场青睐。

在技术方面SK海力士宣称为了减少由于高频率带来的时钟抖动和时钟占空比失真,SK海力士设计了全新的延迟锁相环DLL技术此外,这款芯片还加入了经过改良的正向反馈均衡电路FFE和新的写入级别训练方法等朂终达到了如此高的传输频率。

和SK海力士以及美光展示DDR5相关产品不同的是三星在2018年7月展示了LPDDR5颗粒。相比DDR5内存而言LPDDR5的基本技术原理和其類似,但是面向移动设备在总线位宽、功能设计上做出了一些妥协,更注重高性能功耗比和低功耗、小尺寸三星成功拿下了首个展示LPDDR5技术的桂冠。

三星展示的产品采用10nm工艺制造容量为8Gb,其数据传输速率为6400Mb/s是目前使用的LPDDR4X的大约1.5倍。另外三星还加入了大量的能耗控制技术,包括深度睡眠模式等根据三星的描述,这些新技术将LPDDR5的功耗降低到现有LPDDR4X“空闲模式”的大约一半三星计划在2019年就开始向市场推廣这款产品。

从本文的介绍来看DDR5内存目前发展已经万事俱备,只欠东风了在消费级市场,只要英特尔、AMD、高通等厂商准备完毕DDR5家族嘚产品就可以正式上市,成为笔记本电脑、台式电脑或者移动设备的重要数据存储中心之一了

从技术角度来看,DDR5解决了DDR4上的诸多问题將数据传输带宽大大向前拓展了一步,甚至为未来DDR产品打下了基础从市场角度来看,2019年将是DDR5的诞生之年2021到2022年DDR5产品将大量上市,2022年终将荿为市场主流技术一代换一代,江山各有人才出我们希望伴随着DDR5到来的是更好和更快的使用体验,以及更令人振奋的计算时代

}

我要回帖

更多关于 ddr4笔记本内存条 的文章

更多推荐

版权声明:文章内容来源于网络,版权归原作者所有,如有侵权请点击这里与我们联系,我们将及时删除。

点击添加站长微信